products

Обломок флэш-памяти В9725Г6ДЖБ25И-НД, ПАРАЛЛЕЛЬ 84ВБГА ДРАХМЫ 256мб Нанд ИК внезапная

Основная информация
Сертификация: Original Parts
Номер модели: В9725Г6ДЖБ25И-НД
Количество мин заказа: 1 пакет
Цена: Negotiation
Упаковывая детали: 10cm x 10cm x 5cm
Время доставки: 3-5 дней работы
Условия оплаты: Т/Т, ПайПал, западное соединение, Эскров и другие
Поставка способности: 6000pcs в месяц
Подробная информация
Деталь Numbe: В9725Г6ДЖБ25И-НД Категория продуктов: Память & флэш-память
Емкость запоминающего устройства: 256Мб (16М кс 16) Частота: 200MHz
Вольт: 1,7 В | 1,9 В Технологии: СДРАМ - ДДР2
Temp.: -40°К | 95°К (ТК) Пакет: BGA96
Высокий свет:

тип флэш-память нанд

,

обломок регулятора флэш-память


Характер продукции

Обломок В9725Г6ДЖБ25И-НД флэш-памяти, ДРАХМА 256М ПАРАЛЛЕЛЬНОЕ 84ВБГА ИК

 

 

Основные черты
Тип ДДР2 СДРАМ
Организация кс16
Скорость 400 МХз
Напряжение тока 1,8 в
Пакет ВБГА-84

 

Описание:

 

В9725Г6ДЖБ биты ДДР2 СДРАМ 256М, организованные как 4 194 304 слова кс 4 банка кс 16 битов. Этот прибор достигает высокоскоростных скоростей передачи до 1066Мб/сек/пин (ДДР2-1066) для различных применений. В9725Г6ДЖБ сортировано в следующие ранги скорости: -18, -25, 25И, 25А, 25К и -3. -18 частей ранга уступчивы к (7-7-7) спецификации ДДР2-1066. Части ранга -25/25И/25А/25К уступчивы к (6-6-6) спецификации ДДР2-800 (5-5-5) или ДДР2-800 (промышленные части ранга 25И которая гарантированы, что поддерживает ≤ 95°К ≤ ТКАСЭ -40°К). -3 частей ранга уступчивы к (5-5-5) спецификации ДДР2-667.

 

Автомобильная температура частей ранга, если предложено, имеет 2 одновременных требования:, то температура окружающей среды (TA) окружая прибор не может быть чем -40°К или большими чем +95°К (для 25А), +105°К (для 25К), и температура случая (ТКАСЭ) не могут быть чем -40°К или большая чем +95°К (для 25А), +105°К (для 25К). Спецификации ДЖЭДЭК требуют, что обновленный тариф удваивает когда ТКАСЭ превышает +85°К; это также требует пользы высокотемпературной собственной личности освежает вариант. Дополнительно, сопротивление ОДТ и импеданс вход-выхода необходимо дератед когда ТКАСЭ < 0=""> +85°К.

 

Все входные сигналы контроля и адреса синхронизированы с парой внешне поставленных дифференциальных часов. Входные сигналы заперты на задвижку на перекрестный этап дифференциальных часов (КЛК поднимая и НЕ КЛК понижаясь). Все И/Ос синхронизированы с одиночными законченными ДКС или парой дифференциала ДКС- НЕ ДКС в моде источника одновременной.

 

Особенности:

  • Электропитание: ВДД, ВДДК = ± 0.1В 1,8 в
  • Двойная архитектура тарифа данных: 2 передачи данных в такт
  • Латентность КАС: 3, 4, 5, 6 и 7
  • Длина взрыва: 4 и 8
  • Двухнаправленные, дифференциальные стробы данных (ДКС и НЕ ДКС) переданы/получены с данными
  • Кра-выровнянный с прочитанными данными и центр-выровнянный с напишите данные
  • ДЛЛ выравнивает ДК и ДКС переводит с часами
  • Входные сигналы дифференциальных часов (КЛК и НЕ КЛК)
  • Данные маскируют (DM) для пишут данные
  • Команды вписанные на каждые положительные край КЛК, данные и маску данных ссылаться на к обоим краям ДКС
  • Вывешенная НЕ латентность КАС программабле аддитивная поддержанная для того чтобы сделать команду и эффективность шины данных
  • Прочитайте латентность = аддитивная латентность плюс латентность КАС (РЛ = АЛ + КЛ)
  • Регулировка импеданса -Обломок-водителя (ОКД) и На-Плашк-прекращение (ODT) для лучшего качества сигнала
  • деятельность Автоматическ-дозарядки для прочитанный и пишет взрывы
  • Автомобиль освежает и собственная личность освежает режимы
  • Пречаргед сила вниз и активная сила вниз
  • Напишите маску данных
  • Напишите латентность = прочитанная латентность - 1 (ВЛ = РЛ - 1)
  • Интерфейс: ССТЛ_18
  • Упакованный в шарике ВБГА 84 (² 8С12.5 мм), используя неэтилированные материалы с РоХС уступчивым

 

 

 

 

 

Контактная информация
Karen.